General

Investigadores de IBM presentan innovadores chips de 5 nanómetros


¿Harto de que su teléfono inteligente pierda la batería después de solo medio día? IBM y sus socios podrían tener la respuesta en nuevos procesadores de chips de 5 nanómetros. Si bien los últimos procesadores de 10 nanómetros ya están apareciendo en dispositivos electrónicos comunes, los grandes nombres simplemente lo mejoraron. Los líderes en el campo ya están imaginando un chip más poderoso: un procesador de 5 nanómetros que contendrá hasta 30 mil millones de transistores.

[Fuente de imagen: Connie Zhou / IBM]

Se ha desarrollado un nuevo proceso que podría producir chips de 5 nanómetros utilizando transistores de nanohojas de silicio. La tecnología es una creación de investigadores de IBM, GlobalFoundries, Samsung y las facultades de ciencia e ingeniería a nanoescala del Instituto Politécnico SUNY. La pequeña invención tiene el potencial de acelerar la computación cognitiva y también tendría aplicaciones de procesamiento de datos en la nube y Internet de las cosas.

Preparación de obleas de prueba con transistores de nanohojas de silicio de 5 nm [Fuente de la imagen:Connie Zhou / IBM]

Se presentarán más detalles sobre los emocionantes descubrimientos en los Simposios de 2017 sobre Tecnología y Circuitos VLSI que comenzaron ayer en Kioto. Los procesadores de 5 nanómetros podrían duplicar la duración de la batería de un teléfono inteligente.

Tan pequeño como hebras de ADN

Actualmente, la producción de procesamiento nanométrico emplea un proceso llamado FinFET (transistor de efecto de campo de aletas) que usa "aletas" de silicio verticales delgadas para aumentar el control eléctrico en los transistores. Esta tecnología se está utilizando para producir los chips de 10 nanómetros más potentes para dispositivos electrónicos que vemos disponibles en la actualidad. La clave de la tecnología es minimizar las compensaciones entre rendimiento y potencia presentes en la fabricación de procesadores.

Por el contrario, los nuevos procesadores más pequeños y potentes de IBM y su equipo de investigación se desarrollarán utilizando un nuevo proceso de capas de nanohojas de silicio en bancos horizontales. Este método brinda la oportunidad de una cuarta entrada horizontal para transmitir señales en un transistor.

Transistores de nanohojas de silicio a 5 nm [Fuente de la imagen:IBM]

Huiming Bu, director de integración de silicio e investigación de dispositivos de IBM, describe cuán pequeños son los transistores: "En estas dimensiones, significa que esas señales pasan a través de un interruptor que no es más grande que el ancho de dos o tres hebras de ADN, una al lado de la otra. -lado". Continúa explicando en la publicación del blog: "Más formas de enviar una señal en más transistores de 5 nm equivalen a una mejora del rendimiento del 40 por ciento sobre los chips de 10 nm, utilizando la misma cantidad de energía; o un ahorro de energía del 75 por ciento, al mismo tiempo. nivel de desempeño."

El éxito de la tecnología FinFET es evidente en la creación de chips de 10 nanómetros para dispositivos electrónicos, como puede 'verlo' en acción en el popular teléfono inteligente Galaxy S8. Para que la tecnología avance hacia chips de 5 nm, es necesario repensar el proceso de fabricación, ya que no proporcionaría el rendimiento y las ganancias de potencia necesarias.

Ahora ha comenzado la carrera para perfeccionar el proceso de apilado horizontal más rápido. Bu hace esta interesante nota en su publicación de blog: "Con respecto a la fecha de fabricación de la tecnología de 5 nanómetros, yo diría que sucedería en los próximos años". Continuó diciendo en un video para IBM sobre los nuevos procesos de producción de chips: "Esta es una muy buena noticia para todos en semiconductores o para toda la sociedad, ya sea que esté programando las próximas aplicaciones o simplemente esté entusiasmado con la próxima dispositivos que pueden aprovechar esta tecnología ".

IBM ya ha tenido cierto éxito en la producción de un chip de 7 nanómetros utilizando una serie de nuevos procesos y técnicas que lanzarán comercialmente en dispositivos electrónicos para 2018.

Fuentes:TopTechNews, CIO Today, IBM

VEA TAMBIÉN: Los científicos han desarrollado el simulador cuántico más rápido del mundo


Ver el vídeo: Construyendo un chip (Diciembre 2021).